基于ARM9的SoC芯片設(shè)計培訓班 |
培養(yǎng)對象 |
1.理工科背景,有志于數(shù)字集成電路設(shè)計工作的學生和轉(zhuǎn)行人員;
2.需要充電,提升技術(shù)水平和熟悉設(shè)計流程的在職人員;
3.集成電路設(shè)計企業(yè)的員工內(nèi)訓。
|
入學要求 |
學員學習本課程應(yīng)具備下列基礎(chǔ)知識:
◆電路系統(tǒng)的基本概念。 |
班級規(guī)模及環(huán)境 |
為了保證培訓效果,增加互動環(huán)節(jié),我們堅持小班授課,每期報名人數(shù)限3到5人,多余人員安排到下一期進行。 |
上課時間和地點 |
上課地點:【上海】:同濟大學(滬西)/新城金郡商務(wù)樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領(lǐng)館區(qū)1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈
最近開課時間(周末班/連續(xù)班/晚班): ARM9 SOC設(shè)計培訓班:2025年9月15日..資深工程師親授.. .. 直播、現(xiàn)場培訓皆可 ..用心服務(wù)..........--即將開課--(即將開課,請咨詢客服).... |
學時 |
◆課時: 請咨詢客服
◆外地學員:代理安排食宿(需提前預定)
☆注重質(zhì)量
☆邊講邊練
☆合格學員免費推薦工作
☆合格學員免費頒發(fā)相關(guān)工程師等資格證書,提升您的職業(yè)資質(zhì)
專注高端培訓15年,曙海提供的證書得到本行業(yè)的廣泛認可,學員的能力
得到大家的認同,受到用人單位的廣泛贊譽。
★實驗設(shè)備請點擊這兒查看★ |
最新優(yōu)惠 |
◆團體報名優(yōu)惠措施:兩人95折優(yōu)惠,三人或三人以上9折優(yōu)惠 。注意:在讀學生憑學生證,即使一個人也優(yōu)惠500元。 |
質(zhì)量保障 |
1、培訓過程中,如有部分內(nèi)容理解不透或消化不好,可免費在以后培訓班中重聽;
2、培訓結(jié)束后免費提供半年的技術(shù)支持,充分保證培訓后出效果;
3、培訓合格學員可享受免費推薦就業(yè)機會。 ☆合格學員免費頒發(fā)相關(guān)工程師等資格證書,提升您的職業(yè)資質(zhì)。專注高端培訓13年,曙海提供的證書得到本行業(yè)的廣泛認可,學員的能力得到大家的認同,受到用人單位的廣泛贊譽。 |
基于ARM9的SoC芯片設(shè)計培訓班 |
基于ARM9的SoC芯片設(shè)計
課程內(nèi)容涵蓋了SoC設(shè)計的最新技術(shù)動向、ARM9系列處理器介紹和系統(tǒng)集成法,以及SoC設(shè)計中系統(tǒng)級設(shè)計問題的探討等。
具體內(nèi)容如下:
○ Designing for the always-on generation
○ ARM Architecutre Update
○ ARM9 Family Processor Core介紹
○ 電子系統(tǒng)級設(shè)計介紹
- Integration of ARM926EJ into designs
- Debug and Trace
- ARM PrimeCell design flow
- Overview of PrimeCells
- Production Testing
Designing with AMBA 2.0 Bus
- AMBA & AMBA Design Kit Overview
- Multi-layer AMBA
○ ARM的DSP處理器技術(shù):OptimoDE
○ 系統(tǒng)硬件驗證平臺及軟件開發(fā)
ARM926EJ Foundry Design Model
- IP Licensing
- ARM Foundry Program
- Business Model & Benefits
- Supported Foundries & Products
- Summary
○ SoC Design Methodology
ARM926EJ Prime Starter Kit
- PrimeXsys Platform Design
- Partner design examples
- Architecture
- Verification
- Development Tools
- RealView Versatile Platform
|
Introduction of “Garfield” Processor
● The Target Application of “Garfield”
● The challenges in the design
● Overview of the “Garfield” processor Architecture
● Road Map for the incoming design
● The Architecture design of “Garfield”
● AMBA On chip Bus
● MP3 software/hardware co design
● MMA Armulator modeling and design
“Garfield ” Memory System
● Memory System Performance Analysis
● SDRAM controller performance optimization
● Embedded SRAM based program performance and Power optimization
Specman based Function verification of “Garfield ”
● Verification plan of Garfield
● EVC based AHB modules verification
● Coverage analysis
Power analysis and optimization of “Garfield”
● Power estimation
● System level low power design
● Clock gating low power design and integrated clock gating cell for timing optimization
● SDRAM power model and analysis
“Garfield” Based PDA prototype design
● The hardware system of the PDA prototype
● uCLinux porting and optimization
● MiniGUI porting and optimization |